Архитектура и организация ЭВМ | ointuit.ru

Архитектура и организация ЭВМ

Ответы на курс: Архитектура и организация ЭВМ

При каком значении синхросигнала переключается статический триггер?

Какое состояние имеет выход 6 трехвходового дешифратора, если состояние его входов равно 101 ?

Какое состояние имеет выход 5 трехвходового дешифратора, если состояние его входов равно 101?

Какое состояние входов является запрещенным для запоминающей ячейки, реализованной на элементах «И-НЕ»?

При каком состоянии входов запоминающая ячейка, реализованная на элементах «И-НЕ», не изменит своего состояния?

Какое состояние имеет выход 7 трехвходового дешифратора с инверсными выходами, если состояние его входов равно 101?

При каком состоянии входов запоминающая ячейка, реализованная на элементах «И-НЕ», установится в состояние «0»?

В каком типе триггерных схем изменение состояния возможно многократно за период действия синхросигнала при изменении состояния входных сигналов?

Какую функцию выполняет вторая ступень двухступенчатого триггера?

Какое состояние имеет четырехразрядный суммирующий счетчик, предварительно сброшенный в «0», после поступления на его счетный вход 10-ти сигналов?

Какие типы триггеров можно использовать для построения регистра хранения?

Сколько входов для последовательного ввода информации имеется в регистре, осуществляющем сдвиг в одну сторону?

Регистры сдвига строятся на двухступенчатых триггерах для того, чтобы

Какие функции может выполнять регистр сдвига?

Какое состояние имеет трехразрядный суммирующий счетчик, предварительно сброшенный в «0», после поступления на его счетный вход 10-ти сигналов?

Что характеризует триггерные схемы, составляющие регистр хранения?

Сколько асинхронных входов сброса в «0» имеет регистр хранения?

Какова разрядность регистра множимого RGX (без учета знакового разряда) в АЛУ, выполняющем операцию умножения n-разрядных чисел, заданных в прямом коде, со старших разрядов множителя?

Какие функции должен выполнять регистр множителя RGY в АЛУ, выполняющем операцию умножения чисел, заданных в дополнительном коде, с младших разрядов множителя?

Какова разрядность регистра множимого RGX (без учета знакового разряда) в АЛУ, выполняющем операцию умножения n-разрядных чисел, заданных в прямом коде, с младших разрядов множителя?

Откуда в арифметико-логическое устройство поступают управляющие сигналы?

Как изменится максимальное время между подачей слагаемых на вход комбинационного сумматора и получением результата в случае суммирования чисел, заданных в обратном коде, по сравнению с суммированием чисел, заданных в дополнительном коде?

Какой сигнал необходимо подавать на вход С0 сумматора в АЛУ, выполняющем операцию умножения чисел, заданных в обратном коде?

Как изменится максимальное время между подачей слагаемых на вход комбинационного сумматора и получением результата в случае суммирования чисел, заданных в дополнительном коде, по сравнению с суммированием модулей чисел?

Как изменится максимальное время между подачей слагаемых на вход комбинационного сумматора и получением результата на его выходе в случае суммирования чисел, заданных в обратном коде, по сравнению с суммированием модулей чисел?

Какие функции должен выполнять регистр результата RGZ в АЛУ, выполняющем операцию умножения чисел, заданных в прямом коде, с младших разрядов множителя?

Какая операция соответствует действию |X | = |X |·2-1 в арифметико-логическом устройстве?

Какие функции должен выполнять регистр множителя RGY в АЛУ, выполняющем операцию умножения чисел, заданных в прямом коде, с младших разрядов множителя?

От чего зависит разрядность памяти микропрограмм микропрограммного устройства управления?

Какой из датчиков сигналов имеет лучшее быстродействие (считая, что все используемые в датчиках элементы имеют одинаковое быстродействие)?

Какие преимущества имеет микропрограммное устройство управления по сравнению с устройством управления схемного типа?

Как называется совокупность микроопераций, выполняемых в одном такте?

Каково назначение устройства управления в ЭВМ?

Как называется совокупность микрокоманд, предназначенная для выполнения некоторой функционально законченной последовательности действий?

Какие блоки входят в состав схемного устройства управления?

Какие схемные решения используются при построении датчика сигналов?

Какое из понятий соответствует действию, выполняемому одним управляющим сигналом за один такт?

Какая информация используется при работе устройства управления?

Чем определяется время обращения к регистровой памяти?

В запоминающем устройстве какого типа время доступа не зависит от места расположения участка памяти?

Сколько входов имеет дешифратор в запоминающем устройстве с организацией 16К слов по 16 разрядов, построенном на БИС с организацией 1К слов по 8 разрядов?

Какие основные параметры характеризуют запоминающее устройство?

Чем определяется быстродействие запоминающего устройства при записи информации?

Какое из представленных запоминающих устройств в составе одной ЭВМ обладает наиболее высоким быстродействием?

Сколько БИС с организацией 1К слов по 16 разрядов потребуется для построения ЗУ с организацией 16К слов по 32 разряда?

Какова разрядность физического адреса 16-разрядного микропроцессора?

Какова разрядность эффективного адреса 16-разрядного микропроцессора?

Какую длину имеет непосредственный операнд в 16-разрядном микропроцессоре при значении признака w=1?

Какую длину имеет команда прямого межсегментного перехода?

Каково назначение признака s в командах, использующих не­посредственный операнд?

Какие регистры можно использовать при относительной базово-индексной адресации в 16-разрядном микропроцессоре?

Какова максимальная длина команды 16-разрядного микропроцессора?

Какой из сегментных регистров используется по умолчанию при формировании физического адреса операндов, находящихся в оперативной памяти, при режимах адресации, использующих для формирования эффективного адреса регистр BP?

Какое сочетание режимов адресации двухоперандной команды невозможно в системе команд 16-разрядного микропроцессора?

Какой из сегментных регистров используется по умолчанию при формировании физического адреса операндов, находящихся в оперативной памяти, при режимах адресации, не использующих для формирования эффективного адреса регистр BP?

Какие регистры можно использовать при базово-индексной адресации в 16-разрядном микропроцессоре?

Значения каких регистров изменяются при выполнении команд внутрисегментных безусловных переходов?

Значения каких регистров изменяются при выполнении команд межсегментных переходов?

Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации):
SUB [DI+12h],3456h

Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации):
ADD CL, 12h

Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации):
ADD DH, 12h

Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации):
ADD AX,253Ah

Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации):
SUB [SI+12h],7856h

Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации):
SUB [DI+12h], DX

Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации):
ADD AX, 1234h

Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации):
ADD AL,25h

Представьте в машинном виде следующую команду (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации):
ADD DI, [DI]

Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации):
ADD [BX+SI], AX

Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации):
SUB AL,25h

Определить смещение, которое должно быть указано в команде близкого внутрисегментного перехода, расположенной по адресу (IP) = 5BF6h и осуществляющей переход на команду по адресу 4B8Dh.

Представьте в символическом виде команду, имеющую следующий машинный код (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации):
0110h

Определите адрес команды, которая будет выполняться после команды перехода 7808h, расположенной по адресу (IP)=FFFDh, при следующих значениях флагов: ZF = 1, SF = 0, CF = 0, OF = 1.

Представьте в символическом виде команду, имеющую следующий машинный код (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации):
0310h

Представьте в символическом виде команду, имеющую следующий машинный код (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации):
2AA71234h

Определить смещение, которое должно быть указано в команде короткого внутрисегментного перехода, расположенной по адресу (IP)=243Ch и осуществляющей переход на команду по адресу 24C3h.

Определите адрес команды, которая будет выполняться после команды перехода 7407h, расположенной по адресу (IP)=FFFDh, при следующих значениях флагов: ZF = 0, SF = 1, CF = 0, OF = 1.

Представьте в символическом виде команду, имеющую следующий машинный код (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации):
812C1234h

Определить смещение, которое должно быть указано в команде короткого внутрисегментного перехода, расположенной по адресу (IP)=C324h и осуществляющей переход на команду по адресу C355h.

Определите адрес команды, которая будет выполняться после команды перехода 7007h, расположенной по адресу (IP)=FFFDh, при следующих значениях флагов: ZF = 0, SF = 1, CF = 0, OF = 1.

Как влияет замена сегментного регистра, используемого по умолчанию для адресации операнда в памяти, на длительность выполнения команды?

Почему считывание из памяти операнда-слова, не выровненного по границе слова, занимает больше времени, чем выровненного операнда?

В каком случае команда условного перехода выполняется дольше?

Почему команда условного перехода выполняется дольше при выполнении условия перехода, чем при невыполнении?

Какое количество тактов будет выполняться следующая команда?
ADD DX,[BX+DI+123H]

Операнды в памяти выровнены по границе слова. При ответе на этот вопрос можно пользоваться таблицами времени выполнения команд и времени вычисления эффективного адреса.


Арифметические команды какого формата: «память-регистр» или «регистр-память» ­– выполняются дольше при одинаковом режиме адресации памяти?

Какое количество тактов будет выполняться следующая команда
ES: SUB [123h], DX

Операнды в памяти выровнены по границе слова. При ответе на этот вопрос можно пользоваться таблицами времени выполнения команд и времени вычисления эффективного адреса


Какое количество тактов будет выполняться следующая команда
SS: SUB DX, [BX]

Операнды в памяти выровнены по границе слова. При ответе на этот вопрос можно пользоваться таблицами времени выполнения команд и времени вычисления эффективного адреса.


Как зависит время считывания операнда-слова от его месторасположения в оперативной памяти?

Для сокращения времени выполнения программы, имеющей циклические участки, требуется

Какое количество тактов будет выполняться следующая команда?
ADD [BX+123H],DX

Операнды в памяти выровнены по границе слова. При ответе на этот вопрос можно пользоваться таблицами времени выполнения команд и времени вычисления эффективного адреса.


Почему при формировании физического адреса содержимое сегментного регистра умножается на 16?

Содержимое каких регистров меняется при формировании адреса следующей команды в персональной ЭВМ при отсутствии команд перехода?

Сколько сегментных регистров имеется в микропроцессоре с архитектурой IA-32?

На каком этапе происходит выполнение операции в АЛУ?

Какова разрядность сегментных регистров в 32-разрядном микропроцессоре?

Из каких блоков состоит диспетчер памяти 32-разрядного микропроцессора?

С каким этапом совмещается этап формирования адреса следующей команды?

Как изменится количество этапов выполнения команды пересылки данных MOV [BX+5],AX по сравнению с командой сложения?

Сколько сегментных регистров содержит микропроцессор с архитектурой IA-32?

Какие из блоков, входящих в состав 32-разрядного микропроцессора, отсутствовали в структуре 16-разрядного микропроцессора?

Какие действия выполняются в ЭВМ на 4-м этапе выполнения линейной команды?

Какова длительность выполнения 15 команд в идеальном 5-ступенчатом конвейере при длительности такта 10 нс?

Какова длительность выполнения 20 команд в идеальном 5-ступенчатом конвейере при длительности такта 10 нс?

Каковы причины возникновения структурных конфликтов в конвейере?

Какова длительность выполнения 10 команд в идеальном 5-ступенчатом конвейере при длительности такта 10 нс?

Какова длительность выполнения 30 команд в идеальном 5-ступенчатом конвейере при длительности такта 10 нс?

Как называются конфликты в конвейере, возникающие в случаях, когда выполнение одной команды зависит от результата выполнения предыдущей команды?

Какие характеристики соответствуют виртуальному ресурсу?

Чем отличается состояние готовности процесса от состояния ожидания?

Как вычисляется интервал существования процесса?

Как в общем случае изменяется время выполнения пакета программ при увеличении коэффициента мультипрограммирования?

Какое из соотношений между последовательностями состояний процесса является верным?

В какой из одноочередных дисциплин распределения ресурсов время нахождения в очереди длинных и коротких запросов зависит только от момента их поступления?

Укажите основные режимы работы мультипрограммной ЭВМ.

Какой из режимов работы ориентирован на обеспечение максимальной пропускной способности мультипрограммной ЭВМ?

При какой дисциплине распределения ресурсов вновь поступивший запрос с максимальным уровнем приоритета будет быстрее принят к обслуживанию?

Какой из режимов работы мультипрограммной ЭВМ используется в системах управления?

Какой основной показатель используется при оценке эффективности ЭВМ, работающей в режиме реального времени?

Какой порядок учета приоритета вновь поступивших запросов возможен в базовом варианте многоочередной дисциплины распределения ресурсов (со временем кванта, не зависящим от номера очереди)?

Каким образом микропроцессор определяет адрес программы – обработчика прерывания поступившего запроса?

Что такое «вектор прерывания»?

Какими средствами реализуется механизм обработки прерываний?

От какого количества источников может воспринимать запросы контроллер приоритетных прерываний?

Каковы достоинства дейзи-цепочки определения приоритета запроса прерывания?

Чем отличается обработка прерывания от выполнения подпрограммы?

В чем состоит преимущество определения наличия запроса прерывания по окончании команды перед определением наличия запроса по окончании этапа выполнения команды?

Что такое «тип прерывания»?

Какую информацию сохраняет микропроцессор при переходе от основной программы к обработчику прерывания?

На основе какого разбиения логической памяти строится виртуальная память?

Почему концепция виртуальной памяти базируется на ее страничном разбиении?

Каковы основные недостатки сегментного распределения памяти?

Каковы преимущества статического распределения памяти?

Каким образом виртуальный адрес преобразуется в физический?

Какая часть программного обеспечения всегда располагается в оперативной памяти?

Как преобразуется смещение в странице при переводе виртуальных адресов в физические?

Каковы предпосылки динамического распределения памяти?

Почему виртуальная память строится на основе страничного, а не сегментного представления памяти?

Каковы основные требования пользователей к распределению памяти?

Где содержится начальный адрес сегмента информации персональной ЭВМ?

Какой принцип логической организации памяти используется в персональной ЭВМ?

Какое минимальное количество обращений к оперативной памяти выполняется в персональной ЭВМ при вычислении физического адреса в сегментно-страничном адресном пространстве без использования средств сокращения времени преобразования?

Какое минимальное количество обращений к оперативной памяти выполняется в персональной ЭВМ при страничном преобразования адреса без использования средств сокращения времени преобразования?

Какие средства используются в персональной ЭВМ для сокращения времени получения физического адреса памяти в сегментно-страничном адресном пространстве?

Для каких целей используется селектор в персональной ЭВМ?

Как определяется номер виртуальной страницы при сегментно-страничном преобразовании адреса?

Какое минимальное количество обращений к оперативной памяти выполняется в персональной ЭВМ при вычислении физического адреса в сегментированном адресном пространстве без использования средств сокращения времени преобразования адреса?

Каковы основные недостатки метода граничных регистров?

На каких классических методах базируется система защиты памяти?

Какой основной недостаток метода ключей защиты?

В каком кольце защиты следует располагать программы при использовании одноуровневой программной системы?

Какое количество уровней привилегий поддерживается на аппаратном уровне в персональных компьютерах?

Каковы основные механизмы защиты памяти в персональной ЭВМ?

Какое основное достоинство метода граничных регистров?

Какие проверки в процессе функционирования программы на персональной ЭВМ выполняются средствами защиты по привилегиям?

Чем определяется уровень привилегий сегмента персональной ЭВМ?

Каковы основные преимущества метода защиты отдельных ячеек памяти?

Какими параметрами характеризуется интерфейс?

Какие проблемы должны быть решены при разработке систем ввода-вывода информации?

Как организуется параллельная во времени работа процессора над вычислительной частью программы и выполнение периферийными устройствами процедур ввода-вывода?

В какое состояние переводятся шины микропроцессора при поступлении сигнала от контроллера на прямой доступ к памяти?

Что из перечисленного не входит в понятие интерфейса?

Каков основной недостаток программно-управляемого способа передачи информации?

Каким образом чаще всего решается проблема построения ЭВМ с переменным набором составляющих ее модулей?

Какие из сигналов на шине ISA используются системой прерывания персонального компьютера?

Какой основной недостаток обмена информацией в режиме прямого доступа к памяти?

Каков основной недостаток магистрально-модульного способа организации ЭВМ?

Какие преимущества имеет устройство управления схемного типа по сравнению с микропрограммным устройством управления?

Какова минимальная адресуемая ячейка памяти в современных ЭВМ?

Чем характеризуется идеальное запоминающее устройство?

Сколько БИС с организацией 8К слов по 16 разрядов потребуется для построения ЗУ с организацией 1К слов по 32 разряда?

Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации):
SUB [SI+12h], DX

Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации):
ADD [SI+12h],7856h

От чего зависит время выполнения команд умножения?

Какова длительность выполнения 100 команд в идеальном 5-ступенчатом конвейере при длительности такта 10 нс?

Какие характеристики ресурса порождают конфликты?

На основе какой одноочередной дисциплины распределения ресурсов обычно строятся многоочередные дисциплины?

Какие из дисциплин распределения ресурсов относятся к многоочередным?

Для каких целей в мультипрограммной ЭВМ используется алгоритм планирования Корбато?

Какой основной показатель используется при оценке эффективности ЭВМ, работающей в пакетном режиме?

Для каких целей в персональной ЭВМ используется буфер ассоциативной трансляции адреса страницы?

Какое состояние имеет четырехразрядный суммирующий счетчик, предварительно сброшенный в «0», после поступления на его счетный вход 20-ти сигналов?

Какой счетчик называется реверсивным?

В какой момент в современных ЭВМ проводится проверка наличия запроса прерывания?

Чем отличается обработка прерывания от выполнения подпрограммы?

Comments are closed.


Яндекс.Метрика