Ответы на курс: Архитектура микропроцессоров
Какой микропроцессор первым включил в свой состав все основные блоки, характеризующие архитектуру A-32 ?
Какова особенность системы команд однокристальных микроконтроллеров?
На какие классы делятся микропроцессоры?
В каком году был выпущен первый серийный микропроцессор?
Каково основное применение однокристальных микроконтроллеров?
Какую функцию выполняет FPU в МП с архитектурой IA-32?
Какие модификации в развитии архитектуры IA-32 появились в микропроцессоре Pentium MMX ?
Каково назначение кэш-памяти?
Каково назначения диспетчера памяти в МП с архитектурой IA-32?
Что такое микропроцессор?
Каковы основные области применения универсальных микропроцессоров?
Какие модификации в развитии архитектуры IA-32 появились в микропроцессоре i486?
Какова область применения сигнальных процессоров?
Как называется первый 64-разрядный микропроцессор фирмы Intel ?
Чем характеризуется реальный режим работы МП с архитектурой IA-32?
Какие блоки МП с архитектурой IA-32 используются при страничном преобразовании адреса?
Какое обращение допускают регистры общего назначения в МП с архитектурой IA-32?
Какие модификации в развитии архитектуры IA-32 появились в микропроцессоре Pentium?
В чем заключается закон Мура?
Как назывался первый серийный микропроцессор?
Какие модификации в развитии архитектуры IA-32 появились в микропроцессоре Pentium III ?
Укажите особенности системы команд однокристальных микроконтроллеров
Какие блоки входят в состав микропроцессора i486 ?
Какие из устройств, входящих в состав универсальных микропроцессоров, отсутствуют, как правило, в однокристальных микроконтроллерах?
Каковы отличительные черты секционированных микропроцессоров?
Какие группы регистров НЕ входят в состав регистровой структуры МП с архитектурой IA-32?
Какие регистры входят в состав группы основных функциональных регистров МП с архитектурой IA-32?
К какому количеству 16-разрядных регистров возможно обращение в блоке регистров общего назначения МП с архитектурой IA-32?
Какая информация содержится в регистре TR МП с архитектурой IA-32?
Каково назначение сегментных регистров микропроцессора с архитектурой IA 32 в реальном режиме работы микропроцессора?
Каково назначение регистров отладки и тестирования МП с архитектурой IA-32?
Какая информация содержится в регистре LDTR МП с архитектурой IA-32?
Какова разрядность регистра LDTR МП с архитектурой IA-32?
Какие флаги входят в состав флагов состояния регистра флагов универсального МП с архитектурой IA 32?
Какова разрядность регистра GDTR МП с архитектурой IA-32?
Какие регистры НЕ входят в состав группы основных функциональных регистров МП с архитектурой IA-32?
Каково назначение регистра тегов блока обработки чисел с плавающей запятой в МП с архитектурой IA-32?
Сколько сегментных регистров входит в состав МП с архитектурой IA-32?
Каково назначение регистра управления CR2?
Каково назначение бита PE регистра управления CR0?
Сколько 32-разрядных регистров входят в состав регистров общего назначения МП с архитектурой IA-32?
Каково назначение сегментных регистров универсального микропроцессора с архитектурой IA 32 в защищенном режиме работы микропроцессора?
Каково назначение регистра управления CR1?
К какому количеству 8-разрядных регистров возможно обращение в блоке регистров общего назначения МП с архитектурой IA-32?
Какие регистры НЕ входят в состав FPU микропроцессора с архитектурой IA-32?
Каково назначение бита PG регистра управления CR0?
Какие поля содержатся в регистре данных FPU универсального МП при обработке чисел с плавающей запятой?
Каково назначение регистра управления CR3?
Какова разрядность регистра IDTR МП с архитектурой IA-32?
Какая информация содержится в регистре GDTR МП с архитектурой IA-32?
Какие регистры НЕ относятся к системным регистрам МП с архитектурой IA-32?
Сколько разрядов может быть отведено под представление порядка в регистре флагов FPU?
Каково назначение регистра тегов блока обработки чисел с плавающей запятой в МП с архитектурой IA-32?
При каких условиях бит А в элементе таблицы страниц устанавливается в 1?
В чем состоит опасность хранения элементов таблиц страниц в TLB?
Какова разрядность селектора МП с архитектурой IA-32?
Чем определяется единица измерения длины сегмента, задаваемой в его дескрипторе?
Сколько обращений к памяти требуется при вычислении линейного адреса в случае нахождения дескриптора сегмента в глобальной таблице дескрипторов?
Как организуется трансляция логического адреса в физический при сегментно-страничной организации логического адресного пространства?
Как может быть организовано логическое адресное пространство?
Каково назначение бита A в дескрипторе сегмента?
Для чего используются теневые регистры, соответствующие сегментным регистрам микропроцессора?
Какова длина поля предела в дескрипторе сегмента?
Какое максимальное количество дескрипторов может находиться в глобальной таблице дескрипторов?
Что входит в состав логического адреса при страничной организации логического адресного пространства?
Каков размер смещения в логическом адресе МП с архитектурой IA-32?
Какое максимальное количество дескрипторов может находиться в локальной таблице дескрипторов?
Как определяется положение начала таблицы страниц?
Какова длина поля адреса в элементе каталога таблиц страниц?
Сколько строк содержит один блок буфера ассоциативной трансляции TLB в МП с архитектурой IA 32?
Каково назначение бита P в элементе таблицы страниц?
Какова особенность использования нулевого дескриптора в глобальной таблице дескрипторов?
По какому физическому адресу расположен дескриптор сегмента, если в его селекторе значение поля индекса равно 3, бит TI=0, а базовый адрес в регистре глобальной таблицы дескрипторов GDTR равен 00010000h?
Каково назначение буфера ассоциативной трансляции TLB в МП с архитектурой IA 32?
Как определяется положение дескриптора в локальной таблице дескрипторов относительно ее начала?
Что такое физическое адресное пространство?
Каково назначение поля DPL в дескрипторе сегмента?
Каково назначение поля предела в регистре GDTR?
Меняется ли объем страницы в разных моделях микропроцессоров?
Каково назначение бита D в элементе таблицы страниц?
Как определяется положение элемента каталога таблиц страниц в каталоге таблиц страниц относительно его начала?
Что такое логическое адресное пространство?
Как определяется положение начала каталога таблиц страниц?
Для каких целей используется поле масштаба SIB-байта в формате команд адреса МП с архитектурой IA 32?
Какой механизм замещения строк используется в буфере ассоциативной трансляции TLB в МП с архитектурой IA 32?
Каково назначение бита D в дескрипторе сегмента?
Какое главное назначение имеют сегменты при сегментно-страничной организации логического адресного пространства?
Возможно ли пересечение локальных таблиц дескрипторов при их расположении в оперативной памяти?
Что такое виртуальная память?
Что получается в результате сегментного преобразования адреса?
При каких условиях бит D в элементе таблицы страниц устанавливается в 1?
Какова длина сегмента в МП с архитектурой IA 32, работающего в защищенном режиме?
По какому физическому адресу расположен дескриптор сегмента, если в его селекторе значение поля индекса равно 4, бит TI=0, а базовый адрес в регистре глобальной таблицы дескрипторов GDTR равен 00010000h?
На сколько блоков разбивается буфер ассоциативной трансляции TLB в МП с архитектурой IA 32?
Почему виртуальная память строится на основе страничной, а не сегментной организации памяти?
Каково назначение префикса размера операнда в формате команд МП с архитектурой IA 32?
Каково назначение бита V строк буфера ассоциативной трансляции TLB в МП с архитектурой IA 32?
Какую информацию содержит поле тегов буфера ассоциативной трансляции TLB в МП с архитектурой IA 32?
Какие адреса использует программист при составлении программ?
По какому физическому адресу расположен дескриптор сегмента, если в его селекторе значение поля индекса равно 5, бит TI=0, а базовый адрес в регистре глобальной таблицы дескрипторов GDTR равен 00010000h?
Как формируется смещение в логическом адресе при обращении за операндом, находящемся в памяти?
Как определяется положение элемента таблицы страниц в таблице страниц относительно ее начала?
Как определяется положение начала глобальной таблицы дескрипторов?
Какова длина поля адреса в элементе таблицы страниц?
Как организуется трансляция логического адреса в физический при сегментной организации логического адресного пространства?
Сколько обращений к памяти требуется при вычислении линейного адреса в случае нахождения дескриптора сегмента в локальной таблице дескрипторов?
Каково назначение бита P в дескрипторе сегмента?
Что входит в состав логического адреса микропроцессора с архитектурой IA-32?
Как формируется смещение в логическом адресе при выборке команды?
Какое основное отличие сегментов от страниц?
Как определяется селектор в логическом адресе?
Почему в МП с архитектурой IA 32 используется двухуровневое преобразование номера виртуальной страницы в номер физической страницы?
Каково назначение бита G в дескрипторе сегмента?
В каком случае требуется страничное преобразование линейного адреса в физический?
Какие дополнительные возможности по адресации операндов имеет МП с архитектурой IA 32 по сравнению с универсальным 16-разрядным микропроцессором?
Как определяется положение дескриптора в глобальной таблице дескрипторов относительно ее начала?
Какая информация содержится в глобальной таблице дескрипторов?
Какое главное назначение имеют страницы при сегментно-страничной организации логического адресного пространства?
Какова длина поля адреса в дескрипторе сегмента?
Как определяется положение начала локальной таблицы дескрипторов?
Какую информацию о сегменте содержит его дескриптор?
Какие типы системных объектов могут быть описаны в дескрипторе сегмента?
Что такое кэш-промах?
Какая информация хранится в кэш-памяти при включении компьютера?
Каковы отличительные черты кэш-памяти с обратной записью?
Какая организация кэш-памяти называется множественно ассоциативной?
Какие ситуации рассматриваются механизмом MESI для кэш-памяти, находящейся в состоянии Invalid?
Какая организация кэш-памяти называется полностью ассоциативной?
Каковы преимущества кэш-памяти с прямым отображением перед полностью ассоциативной кэш-памятью?
Каково назначение механизма MESI?
Каково назначение кэш-памяти?
Сколько разрядов отводится под кодирование поля LRU в 4-канальной множественно-ассоциативной кэш-памяти?
В каком из состояний, поддерживаемых механизмом MESI, информация в кэш-памяти микропроцессора считается достоверной?
От чего зависит эффективность работы кэш-памяти?
Какова длина строки кэш-памяти в микропроцессоре I486?
Каким образом в кэш-памяти запоминается наиболее часто используемая информация?
Каковы преимущества полностью ассоциативной кэш-памяти перед кэш-памятью с прямым отображением?
С какой целью шина адреса микропроцессора делается двунаправленной?
Как организована внутренняя кэш-память в микропроцессоре I486?
К какому типу относится внутренняя кэш-память в микропроцессоре I486?
Какая организация кэш-памяти называется памятью с прямым отображением?
Как организован блок данных кэш-памяти в микропроцессоре I486?
Какие принципы работы программы и взаимодействия между оперативной и кэш-памятью обеспечивают эффективность использования кэш-памяти?
Каковы отличительные черты кэш-памяти со сквозной записью?
Что такое кэш-попадание?
Какая информация хранится в блоке тэгов кэш-памяти?
На какие поля разбивается физический адрес при обращении к кэш-памяти?
Возможно ли выполнение команд ввода-вывода для программы, чей уровень привилегий меньше уровня привилегий, указанного в поле IOPL регистра флагов?
На какие классы делятся аппаратные средства защиты информации в микропроцессоре?
На каком уровне привилегий разрешено обращение программы к другим программам без использования специальных механизмов доступа?
Какое количество уровней привилегий различается аппаратными средствами микропроцессора на уровне страниц?
В каком случае часть сегмента может иметь особую защиты по отношению ко всему сегменту?
На каком уровне привилегий работают программы ядра операционной системы?
Какое максимальное количество уровней привилегий различается аппаратными средствами микропроцессора?
Каким образом программе обеспечивается возможность вызова более привилегированных программ?
На каком уровне привилегий работают прикладные пользовательские программы?
На каком уровне привилегий могут располагаться данные, к которым разрешено обращение программе?
Какой уровень привилегий кодируется в поле DPL байта доступа шлюза вызова?
На каком уровне привилегий можно реализовать незащищенную систему?
Каково назначение аппаратных средств защиты информации микропроцессора?
Чем определяется уровень привилегий сегмента?
Какие проверки проводят средства защиты микропроцессора по привилегиям при выполнении программы?
Какие команды относятся к привилегированным?
Какие проверки выполняются средствами защиты микропроцессора при обращении к памяти?
Для чего используется битовая карта ввода-вывода в сегменте состояния задачи?
Каково назначение поля смещения в командах межсегментных переходов, осуществляющих переключение задач?
Как изменит повышение приоритета одной из программ пропускную способность мультипрограммной ЭВМ?
Для чего используется бит NT вложенной задачи в регистре флагов?
Какая информация содержится в регистре задачи?
Для чего используется бит занятости B в дескрипторе TSS?
Какую длину имеет сегмент состояния задачи?
В каких случаях статическое распределение ресурсов предпочтительнее динамического?
Для каких целей используется селектор возврата в сегменте состояния задачи?
Что характеризует коэффициент мультипрограммирования мультипрограммной ЭВМ?
Чем характеризуется мультипрограммный режим работы ЭВМ?
В каком случае увеличение коэффициента мультипрограммирования увеличивает пропускную способность ЭВМ?
Как в общем случае изменяется время выполнения программы при увеличении коэффициента мультипрограммирования?
Укажите основные черты многозадачного режима работы компьютера
Каким образом осуществляется переключение задач?
Какими средствами можно запретить все аппаратные маскируемые прерывания?
Чем отличается обработка прерывания от выполнения подпрограммы?
Какое максимальное количество источников прерываний может быть подключено к универсальному микропроцессору с использованием контроллеров приоритетных прерываний типа i8259 ?
Чем выполнение программы — обработчика прерывания отличается от выполнения подпрограмм?
Сколько входов запросов маскируемых прерываний имеет универсальный микропроцессор?
Какую информацию содержит тип прерывания?
Каково назначение контроллера приоритетных прерываний в компьютере?
Как определяется адрес обработчика прерываний для универсального микропроцессора, работающего в реальном режиме?
В какой момент в современных ЭВМ проводится проверка наличия запроса прерывания?
Сколько типов прерываний используется в универсальном микропроцессоре?
Каким образом универсальный микропроцессор определяет тип программного прерывания?
Какая информация содержится в таблице векторов прерывания?
Какими средствами реализуется механизм обработки прерываний?
Чем отличается вызов обработчика прерываний через шлюз прерывания от вызова через шлюз ловушки?
Каким образом контроллер приоритетных прерываний формирует тип прерывания, принятого к обслуживанию?
Каким образом универсальный микропроцессор определяет тип маскируемого аппаратного прерывания?
Каков порядок распределения приоритетов запросов прерываний (от наивысшего к наинизшему) в стандартной конфигурации компьютера, использующего два контроллера приоритетных прерываний?
Каким образом микропроцессор определяет адрес программы — обработчика прерывания поступившего запроса?
Каким образом универсальный микропроцессор определяет тип немаскируемого аппаратного прерывания?
Какое максимальное количество источников прерываний может быть подключено к универсальному микропроцессору с использованием одной схемы контроллера приоритетных прерываний типа i8259?
С какой целью в микропроцессорной системе используется сигнал AEN?
Как определяется начальный адрес блока ОЗУ, с которым проводит обмен внешнее устройство в режиме прямого доступа к памяти?
В каких случаях программно-управляемый обмен между памятью и устройством ввода-вывода эффективнее обмена в режиме прямого доступа к памяти?
Каковы преимущества микропроцессорной системы с общим адресным пространством памяти и внешних устройств?
Какая информация должна быть занесена в контроллер прямого доступа к памяти при его инициализации?
Как в МПС устраняется возможность зависания в случае повреждения линии, по которой в микропроцессор поступает сигнал готовности внешнего устройства?
Какие из параметров НЕ входят в понятие интерфейса?
Каковы недостатки магистрально-модульного способа организации микропроцессорных систем?
Каковы преимущества микропроцессорной системы с раздельным адресным пространством памяти и внешних устройств
Сколько внешних устройств может работать в режиме прямого доступа к памяти при использовании одного контроллера ПДП ?
Каковы недостатки программно-управляемого способа передачи информации?
Каким образом микропроцессор согласует длительность своего цикла с работой медленных внешних устройств?
Выполнение каких функций возлагается на интерфейс в микропроцессорных системах?
Сколько внешних устройств может работать в режиме прямого доступа к памяти при каскадном включении двух контроллеров ПДП ?
Какие из перечисленных сигналов используются при обмене информации в режиме прямого доступа к памяти?
При выполнении каких команд на магистрали МПС формируется сигнал IOR?
Какое максимальное количество внешних устройств может использоваться в микропроцессорной системе в режиме прямого доступа к памяти?
Каков основной недостаток обмена информацией в режиме прямого доступа к памяти?
При выполнении каких команд на магистрали МПС формируется сигнал IOWR?
Возможно ли изменение приоритетов в обслуживании внешних устройств в режиме ПДП?
Как изменяется длительность такта при переходе от последовательного выполнения команд к конвейерному?
Каково время выполнения 10 команд в идеальном 5 ступенчатом конвейере при длительности такта 10 нс?
Каково время выполнения 100 команд в идеальном 5 ступенчатом конвейере при длительности такта 10 нс?
Какие конфликты по данным обусловлены чисто конвейерной организацией микропроцессора?
Чем определяется длительность такта работы микропроцессора при конвейерной обработке информации?
Какова длительность выполнения 5 команд в идеальном 5 ступенчатом конвейере при длительности такта 10 нс?
Каким образом устраняются конфликты по управлению в случае для команд безусловных переходов?
Каким образом, в основном, разрешаются конфликты типа RAW?
Как называются конфликты в конвейере, возникающие в том случае, когда аппаратные средства микропроцессора не могут поддерживать все возможные комбинации команд в режиме одновременного выполнения с совмещением?
Каково время выполнения 20 команд в идеальном 5 ступенчатом конвейере при длительности такта 10 нс?
Какие показатели работы программы улучшаются при использовании схемы «задержанных переходов»?
Какими средствами при конвейерной обработке информации обеспечивается повышение производительности работы микропроцессора?
Для каких целей современные микропроцессоры используют физические регистры помимо логических?
Чем характеризуется идеальный конвейер?
Какова длительность выполнения 3 команд в идеальном 5 ступенчатом конвейере при длительности такта 10 нс?
Для устранения каких конфликтов используется метод переименования регистров?
Как называются конфликты в конвейере, возникающие в случаях, когда выполнение одной команды зависит от результата выполнения предыдущей команды?
Какова длительность выполнения 4 команд в идеальном 5 ступенчатом конвейере при длительности такта 10 нс?
Какие преимущества обеспечивает конвейерный принцип обработки информации (при идеальном конвейере)?
Как называются конфликты в конвейере, возникающие при конвейеризации команд переходов?
Каковы основные особенности программ мультимедийной обработки?
Каково назначение блока физических регистров микропроцессора Pentium 4?
Какую роль играют порты в микроархитектуре микропроцессора Pentium 4 ?
Какие новые типы данных используют MMX-команды?
Какова разрядность MMX-регистров?
Как изменилась глубина конвейера микропроцессора Pentium 4 по сравнению с Pentium III ?
Как сказывается использование MMX-команд на работе конвейера микропроцессора?
Какова схема обработки данных по технологии ММХ?
Какие особенности микропроцессора Pentium 4 играют наиболее важную роль при определении скорости обмена с памятью запросов длиной до 64 байт?
Каковы особенности блок распределения микрокоманд микропроцессора Pentium 4?
В чём особенность использования кэш-памяти команд 1-го уровня в Pentuim 4?
Каковы особенности работы АЛУ микропроцессора Pentium 4 по сравнению с Pentium III?
Каково назначение файла предикатов в микропроцессоре Itanium?
Чем характеризуются микропроцессоры с архитектурой EPIC?
Чем характеризуются микропроцессоры с архитектурой CMP?
Каковы особенности взаимодействия ядер в микропроцессоре Polaris?
Каковы недостатки повышения производительности микропроцессоров только за счет увеличения тактовой частоты?
Какие блоки входят в состав процессорного элемента микропроцессора Polaris?
В чем заключается особенность организации flash-памяти микропроцессора Polaris?
Какой показатель положен во главу угла при проектировании микропроцессора Polaris?
Чем характеризуются микропроцессоры с архитектурой SMT?
По каким направлениям традиционно шло повышение производительности микропроцессоров?
Каковы недостатки повышения производительности микропроцессоров за счет увеличения числа конвейеров в микропроцессоре?
Какие блоки входят в состав вычислителя процессорного элемента микропроцессора Polaris?
Какова длина конвейера микропроцессора Power4??
Какие черты микроархитектуры характеризуют Power4 как RISC-микропроцессор?
Укажите модификации в RISC-архитектуре современных микропроцессорах по сравнению с классическими требованиями
Каковы особенности исполнения команд в микропроцессоре Power4?
Что представляет собой микросхемный модуль на базе микропроцессора Power4?
Какими аппаратными средствами обеспечивается поддержка RISC-архитектуры?
Каковы причины того, что RISC-микропроцессоры мало представлены в сегменте персональных компьютеров
Каковы главные особенности микропроцессора Power4?
Какие типы устройств содержит микропроцессор Power4?
Каковы особенности использования кэш-памяти второго уровня в микропроцессоре Power4?
Каковы особенности использования кэш-памяти третьего уровня в микропроцессоре Power4?
Какой из типов вычислительной системы обладает наименьшей связностью общих ресурсов?
Какая из структур не относится к многопроцессорным и многомашинным вычислительным системам?
В чём заключается особенность использования систем cc-NUMA по сравнению с NUMA-системами?
Чем определяются основные ограничения на рост производительности SMP-систем?
Какова разрядность внешнего канала связи транспьютера?
Каковы основные черты систем с симметричной мультипроцессорной обработкой?
Какой фирмой был разработан и запатентован первый транспьютер?
Каковы основные черты NUMA-систем?
Каковы основные черты MPP-систем?
Каковы особенности программирования MPP-систем?
Что такое транспьютер?
Сколько внешних каналов связи входит в состав транспьютера?
Каковы основные черты кластеров?
Из чего состоит узел кластера?
Какая из многопроцессорных вычислительных систем обладает наибольшей связностью общих ресурсов?
Какое количество таймеров-счетчиков входит в состав МК-51?
В каких случаях в МК-51 возможны вложенные прерывания?
Как таймер-счетчик сообщает об истечении заданного промежутка времени?
Как микроконтроллер находит программу — обработчик прерываний?
Для чего обычно используется режим счета таймера-счетчика с автоматической перезагрузкой (режим 2)?
Какое количество параллельных портов входит в состав МК-51?
Как микроконтроллер выбирает запрос на обслуживание в случае одновременного поступления нескольких запросов прерываний МК-51?
Система команд какого типа микропроцессоров обычно содержит большее количество режимов адресации?
В чем особенность использования порта Р0 в МК-51?
Какой максимальный интервал времени можно отсчитать с помощью таймера-счетчика микроконтроллера МК-51, работающего на тактовой частоте 12 МГц в режиме, обеспечивающем 8-разрядный счет?
Какова разрядность однокристального микроконтроллера МК-51?
Сколько уровней приоритетов прерываний имеется в микроконтроллере МК-51?
Для подсчета каких внешних событий используются таймеры-счетчики в МК-51?
Какова частота машинного цикла микроконтроллера МК-51, если его внешняя частота равна 12 МГц?
Какова частота машинного цикла микроконтроллера МК-51, если его внешняя частота равна 6 МГц?
Какое значение будут иметь регистры TL0 и TH0 таймера/счетчика, работающего в режиме 2 счета внешних событий, после поступления на его счетный вход 6 импульсов, если их начальное состояние следующее: TL0 = 252; TH0= 252 ?
Как микроконтроллер МК-51выбирает запрос на обслуживание в случае одновременного поступления нескольких запросов прерываний с одинаковыми приоритетами в регистре IP?
Через какой промежуток времени таймер-счетчик T/C0 микроконтроллера МК-51, работающего на тактовой частоте 12 МГц в режиме, обеспечивающем 16-разрядный счет, выдаст сигнал запроса прерывания, если его начальное состояние следующее: TH0=FFh, TL0=F5h ?
Почему программу для микроконтроллера МК-51 необходимо размещать, начиная с нулевого адреса памяти программ?
Каким образом таймер-счетчик отсчитывает интервалы времени?
В чем особенность использования порта Р3 в МК-51?
Какое значение будут иметь регистры TL0 и TH0 таймера/счетчика, работающего в режиме 2 счета внешних событий, после поступления на его счетный вход 10 импульсов, если их начальное состояние следующее: TL0 = 250; TH0= 250 ?
Какая информация располагается в ОЗУ микроконтроллера МК-51?
Какие параллельные порты могут использоваться в МК-51 для ввода информации?
Какой максимальный интервал времени можно отсчитать с помощью таймера-счетчика микроконтроллера МК-51, работающего на тактовой частоте 12 МГц в режиме, обеспечивающем 16-разрядный счет?
Какое количество источников прерываний используется в микроконтроллере МК-51?
Какое количество сигналов запросов внешних прерываний используется в микроконтроллере МК-51?
Каковы условия корректного выполнения программно-управляемого обмена информацией в МПС?
Как микроконтроллер Мк-51 находит программу — обработчик прерываний?
Каким образом микропроцессор может корректно выполнить обмен информацией с внешним устройством, не проверяя состояние его готовности?
Каковы особенности обмена информацией по прерыванию в МПС?
Как микроконтроллер МК-51 выбирает запрос на обслуживание в случае одновременного поступления нескольких запросов прерываний с одинаковыми приоритетами в регистре IP?
Каким способом можно подключить к одному порту однокристального микроконтроллера несколько цифровых датчиков?
Каковы особенности архитектуры и микроархитектуры микроконтроллеров AVR по сравнению с архитектурой МК-51?
При каких условиях обмен по прерыванию эффективнее других способов обмена?
Каковы источники прерываний в МК-51?
Каким образом выполняется дискретизация аналогового сигнала?
В чём заключается физический смысл дискретного преобразования Фурье?
Чем обусловлено введение в систему команд процессоров ЦОС команды умножения с накоплением?
Для каких целей предназначены процессоры ЦОС?
Зачем в систему команд большинства процессоров ЦОС введены команды работы с битами адреса?
Каким образом вычисляются параметры гармоник, составляющих дискретный сигнал?
Какова вычислительная сложность быстрого преобразования Фурье по методу Кули-Тьюки (N — число отсчетов при дискретизации сигнала)?
Какие параметры гармонического колебания можно восстановить по его гармонике?
Как можно выполнить операцию «фильтр нижних частот» для дискретного сигнала?
Каковы особенности системы команд процессоров ЦОС?
Какие действия выполняются при преобразовании Фурье?
Какие операции относятся к цифровой обработке сигналов?
Какое выражение гармонического колебания называется гармоникой?
Каковы особенности работы процессоров ЦОС?
Какие средства используются для автономной разработки и отладки программного обеспечения микропроцессорных систем?
Какие функции выполняют ПЗУ-мониторы?
Каковы функции эмулятора ПЗУ?
Каково назначение JTAG эмулятора?
Каковы особенности контроля МПС на этапе разработки?
Каковы основные особенности МПС как объектов контроля?
Каково назначение логического анализатора?
Какие приборы используются при автономной отладке аппаратуры МПС?
Каковы требования к инструментальным средствам контроля и отладки МПС, применяемым на этапе разработки?
Каковы недостатки JTAG эмулятора?
Каковы требования к инструментальным средствам контроля и отладки МПС, применяемым при промышленном производстве?
Каковы особенности контроля работоспособности МПС в процессе эксплуатации?
Каковы достоинства JTAG эмулятора?
Каковы достоинства оценки производительности микропроцессоров по их тактовой частоте?
Какой подход был использован фирмой AMD для того, чтобы заставить пользователя в первую очередь обращать внимание на производительность микропроцессора, а не на тактовую частоту его работы?
Какие типы задач входят в состав тестов SPECcpu?
Какая организация в настоящее время является наиболее авторитетной в области разработки тестовых программ для универсальных микропроцессоров?
На каком языке написано большинство программ, входящих в состав тестов SPEC для оценки производительности на целочисленных операциях?
Каким образом в настоящее время оценивается производительность микропроцессоров и микропроцессорных систем?
Какие факторы не позволяют в настоящее использовать тестовую программу Linpack 100х100 для оценки производи-тельности микропроцессоров?
Какие действия по цифровой обработке сигналов играют главную роль в оценке производительности сигнальных микропроцессоров в тестах BDTI?
Какой алгоритмический язык наиболее часто используется для написания программ, входящих в состав тестов SPEC для оценки производительности на операциях с плавающей точкой?
Какова область применения тестовой программы Linpack 1000х1000?
Какая организация в настоящее время наиболее авторитетна в области разработки тестовых программ для сигнальных микропроцессоров?
Какая тестовая программа первой начала использоваться для оценки производительности?
Какие наборы тестовых программ для оценки производительности универсальных микропроцессоров наиболее распространены в настоящее время?
В чём заключается основное отличие тестовой программы Linpack от оценки производительности в MIPS и MFLOPS?
В каком виде представляются результаты тестирования на тестах SPECcpu?
Как определяется результат тестирования на пакете тестовых программ SPECcpu исходя из результатов тестирования на отдельных тестовых программах этого пакета?
Какие методы оценки производительности микропроцессоров применялись на первых этапах развития микро-процессорной техники?
Кто входит в состав организации SPEC?
Для каких целей используется набор тестов SPEC HPC2002?
Почему тестовые программы SPECcpu постоянно модернизируются?
Каковы недостатки оценки производительности микропроцессоров по их тактовой частоте?
Какие характеристики вычислительной системы оценивают тесты SPECcpu?
Какие группы тестов входят в состав пакета SPECcpu?
Каковы недостатки оценки производительности микропроцессоров по количеству операций, выполняемых в единицу времени?
Какие из устройств, входящих в состав однокристальных микроконтроллеров, отсутствуют в универсальных микропроцессорах?
На каком уровне привилегий могут выполняться привилегированные команды?
Какие аппаратные средства микропроцессора используются для поддержки мультипрограммного режима работы?
Сколько входов запросов немаскируемых прерываний имеет универсальный микропроцессор?
Чем характеризуются программные прерывания (исключения) типа ЛОВУШКА?
Какие действия по обработке прерывания микропроцессор выполняет автоматически при поступлении запроса прерывания, разрешенного к обслуживанию?
Как определяются приоритеты запросов прерываний в контроллере приоритетных прерываний?
Между какими устройствами возможен обмен в режиме прямого доступа?
Какова длительность выполнения 15 команд в идеальном 5 ступенчатом конвейере при длительности такта 10 нс?
Каковы причины возникновения структурных конфликтов в конвейере?
В чём заключается концепция динамического выполнения команд, использованная в микропроцессоре Pentium 4?
Какие ограничения накладывает используемый чипсет на микропроцессорную систему?
Какое развитие получила RISC-архитектура со времени своего возникновения?
Какие особенности МПС способствуют упрощению процесса их отладки?